您好!歡迎光臨烜芯微科技品牌官網!

    深圳市烜芯微科技有限公司

    ShenZhen XuanXinWei Technoligy Co.,Ltd
    二極管、三極管、MOS管、橋堆

    全國服務熱線:18923864027

  1. 熱門關鍵詞:
  2. 橋堆
  3. 場效應管
  4. 三極管
  5. 二極管
  6. 基于FPGA的雙口RAM設計介紹
    • 發布時間:2022-02-15 20:28:52
    • 來源:
    • 閱讀次數:
    基于FPGA的雙口RAM設計介紹
    隨著電子技術的飛速發展,大容量、高速FPGA器件具有集成度高、體積小、靈活可重配置、實驗風險小等優點,在復雜數字系統中得到越來越廣泛的應用。數字電路設計采用一片FPGA器件、存儲設備和一些電氣接口匹配電路的解決方案已成為主流選擇方案。用FPGA來實現雙口RAM的功能可以很好地解決并行性和速度問題,而且其靈活的可配置特性使得基于FPGA的雙口RAM易于進行修改、測試及系統升級,可降低設計成本,縮短開發周期。
    1.雙口RAM
    雙口RAM是在一個SRAM存儲器上具有兩套完全獨立的數據線、地址線和讀寫控制線,并允許兩個獨立的系統同時對其進行隨機性訪問的存儲器,即共享式多端口存儲器。雙口RAM最大的特點是存儲數據共享。一個存儲器配備兩套獨立的地址、數據和控制線,允許兩個獨立的CPU或控制器同時異步地訪問存儲單元。因為數據共享。則必須具有訪問仲裁控制。內部仲裁邏輯控制提供以下功能:對同一地址單元訪問的時序控制;存儲單元數據塊的訪問權限分配:信令交換邏輯(例如中斷信號)等。雙口RAM可用于提高RAM的吞吐率,適用于實時數據緩存。
    CY7C006A是Cypress公司生產的16 kb×8高速雙口靜態RAM,存取速度小于20 ns。該器件具有真正的雙端口,可以同時進行數據存取,兩個端口具有獨立的控制信號線、地址線和數據線,另外通過主/從選擇可以方便地擴存儲容量和數據寬度。通過器件的信號量標志器,左、右兩端口可以實現器件資源共享。
    FPGA雙口RAM設計
    CY7C006A引腳圖
    2.雙口RAM實現
    本設計采用自頂而下的設計思想。選用Xilinx公司的Spartan-6 FPGA器件,基于低功耗45 nm、9-金屬銅層、雙柵極氧化層工藝技術,提供高級功耗管理技術,150,000個邏輯單元,集成式PCI Express模塊,高級存儲器支持。250 MHz DSPslice和3.125 Gb/s低功耗收發器。通過Verilog HDL語言對雙口RAM功能的描述就能在一片FPGA器件內實現8位16字節的雙口RAM,并進行讀寫操作控制。雙口RAM讀寫操作控制Verilog HDL代碼如下:
    FPGA雙口RAM設計
    圖1是雙口RAM的Verilog HDL代碼在Xilinx ISE中綜合后的寄存器傳輸級電路圖。
    FPGA雙口RAM設計
    圖1 寄存器傳輸級電路
    功能仿真的是Xilinx公司已經建立自己的編譯庫的Modelsim XEⅢ6.2c軟件,仿真結果如圖2所示,滿足設計要求。
    FPGA雙口RAM設計
    圖2 雙口RAM功能仿真結果
    經Xilinx ISE軟件綜合實現設計,生成可下載的比特流,將其下載到FPGA中,實現雙口RAM的功能。FPGA器件內部具有豐富的資源,可以在實現雙口RAM基本功能的基礎上。滿足系統設計的其他需求,且靈活可配置。
    3.雙口RAM應用
    雙口RAM在數字系統中應用廣泛。高速數據采集系統中,一般的數據傳輸系統在大數據量情況下會造成數據堵塞現象。在一些實時控制場合,實時算法經常需要由幾個DSP串行或并行工作以提高系統的運行速度和實時性。以雙口RAM構成的數據接口可以在兩個處理器之間進行高速可靠的信息傳輸。此外,雙口RAM可以應用在智能總線適配卡、網絡適配卡中作為高速數據傳輸的接口。任何一種自動控制系統都離不開數據采集系統,數據采集系統的質量直接影響整體系統的工作性能。數據采集系統高速、實時發展趨勢,對數據的傳輸和控制速度提出較高要求。而采用雙口RAM可有效提高速度,解決速度匹配問題。
    設計一塊數據采集系統板,用FPGA實現雙口RAM功能,并且控制A/D采樣與轉換,以及數據寫入雙口RAM。利用單片機控制雙口RAM的存取,構成一個獨立的數據采集系統,并可以通過串行接口把數據發送給PC機。圖3為其系統結構框圖。
    FPGA雙口RAM設計
    圖3 數據采集系統結構框圖
    首先,時鐘產生啟動信號,FPGA向采樣開關發出選通信號,選定模擬開關采樣,第0路模擬量進入,經A/D轉換后變為8位數字量并存儲于雙口RAM中,ADC0809反饋給FPGA內控制電路并告知轉換完畢,FPGA內控制電路再選通第1路模擬量進入,重復上述過程。經過0.1 ms后,時鐘又產生一個脈沖啟動信號。FPGA又重新從第O路模擬量選通。
    在時鐘脈沖信號0.1 ms過程中,FPGA順序通過0~7路模擬開關,在每次選通時須判斷是否為第7路模擬量,若是則FPGA不再響應A/D反饋信號,而是等待0.1ms的時鐘脈沖信號到達再重新開始工作。單片機用于與外部PC機通信,PC機查詢是否在雙端口RAM中有新數據,并經接口電路讀人數據。其中雙口RAM具有2組獨立的數據、地址和控制總線,可對任何一個端口進行獨立的操作。若未采用雙口RAM,FPGA采取中斷方式對CPU傳輸數據時,CPU就會停止當前工作而去處理外部請求,當處理完外部事件后再回到原來被中止處,繼續原來的工作,這樣會影響CPU的速度。因此引入雙口RAM存儲FPGA傳送來的數據,然后CPU再從雙口RAM中讀數,從而提高效率。本數據采集系統采用基于FPGA雙口RAM、單片機等實現數據運行處理和控制功能,使系統的通信和處理能力大大加強,保證了系統的實時性,可以靈活地通過多種方式控制數據讀寫。
    總結
    以上就是基于FPGA的雙口RAM設計介紹了。本文充分利用FPGA實現了雙口RAM的基本功能,并構成了一個數據采集系統,該系統減小了設計電路的復雜性,增強了設計的靈活性和資源的可配置性。整個系統分工明確,構成合理,具有一定的應用價值。
    〈烜芯微/XXW〉專業制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷省20%,上萬家電路電器生產企業選用,專業的工程師幫您穩定好每一批產品,如果您有遇到什么需要幫助解決的,可以直接聯系下方的聯系號碼或加QQ/微信,由我們的銷售經理給您精準的報價以及產品介紹
     
    電話:18923864027(同微信)
    QQ:709211280

    相關閱讀
    毛茸茸bbw亚洲人| 亚洲av日韩片在线观看| AV在线播放日韩亚洲欧| 亚洲av无码专区国产不乱码 | 亚洲色图黄色小说| 亚洲AV成人片色在线观看高潮| 国产啪亚洲国产精品无码 | 亚洲乱理伦片在线观看中字| 亚洲精品伊人久久久久| 激情亚洲一区国产精品| 亚洲毛片基地4455ww| 亚洲乱码一区二区三区国产精品| 亚洲av无码一区二区三区观看| 亚洲成人福利在线观看| 亚洲婷婷在线视频| 亚洲人成日本在线观看| 亚洲不卡中文字幕| 亚洲精品午夜国产va久久| 自拍偷区亚洲国内自拍| 亚洲精品中文字幕| 亚洲爆乳大丰满无码专区| 色婷婷亚洲一区二区三区| 老牛精品亚洲成av人片| 亚洲国产成人久久一区WWW| 亚洲午夜福利精品久久| 伊人久久大香线蕉亚洲五月天| 亚洲日本一区二区三区在线| 亚洲精品少妇30p| 亚洲av网址在线观看| 91精品国产亚洲爽啪在线影院| 亚洲欧洲日产韩国在线| 精品久久亚洲中文无码| 亚洲暴爽av人人爽日日碰| 日本系列1页亚洲系列| 亚洲国产小视频精品久久久三级 | 老汉色老汉首页a亚洲| 久久久久亚洲AV无码观看| 亚洲综合丁香婷婷六月香| 亚洲Av永久无码精品黑人| 亚洲第一区精品观看| 亚洲男人的天堂www|